Использование взрывных технологий для построения компактного токоограничивающего устройства класса 110 кВ

Михаил Алексеевич Шурупов, Алексей Васильевич Шурупов, Алексей Александрович Козлов, Андрей Владимирович Котов

Аннотация


Рассмотрена возможность создания быстродействующего токоограничивающего устройства класса 110 кВ на новых физических принципах, а именно, на основе коммутаторов взрывного типа. Время перехода в режим токоограничения соответствует устройствам нового поколения и составляет 2 мс. Предлагается эквивалентная схема разработанного устройства и проводится ее параметрический анализ, который показывает перспективность разработанной схемы как токоо­граничивающего устройства нового поколения и может стать одной из ключевых составляющих безопасности сетей в будущем. Рассматриваемое токоограничивающее устройство способно осу­ществлять отключение сети в первом полупериоде после начала КЗ при существенной глубине то­коограничения и небольшом уровне перенапряжений. Представляется важным дальнейшее экспери­ментальное исследование предлагаемой схемы.

Ключевые слова


токоограничивающие устройства; высоковольтный коммутатор взрыв­ного типа; плавкий коммутационный элемент; безындукционный резистор; короткое замыкание

Полный текст:

PDF

Литература


Шульгинов Н., Кучеров Ю., Чемоданов В., Утц Н., Ярош Д. Перспективы развития высоковольтных сетей на примере Московского региона. — Электроэнергия. Передача и распре­деление, 2011, № 6, с. 66—76.

Ивакин В.Н., Ковалев В.Д. Применение токоограничи­вающих устройств в высоковольтных электрических сетях. — Электро, 2009, № 2, с. 7—14.

Шурупов А.В., Козлов А.В., Фортов В.Е., Бердников Р.Н., Шакарян Ю.Г., Сон Э.Е. Токоограничители на основе быстро­действующих коммутаторов. — Энергия единой сети, 2013, №2, с. 54—66.

Патент на полезную модель RU111343U1 (25.08.2011). Ма­лоиндуктивный резистор для гашения коммутационных пере­напряжений / А.В Шурупов., А.В. Козлов, А.Н. Гусев, Р.Н. Бердников, В.Е. Фортов, А.Н. Чулков, Э.Е. Сон, Ю.А. Горю- шин, Ю.А. Дементьев.

Хайнеман Р. Визуальное моделирование электронных схем в PSPICE / Пер. с нем. — М.: ДМК Пресс, 2008, 336 с.




DOI: http://dx.doi.org/10.24160/0013-5380-2017-1-29-34

Ссылки

  • На текущий момент ссылки отсутствуют.